Абстрактный

2GHZ PLL Frequency Synthesizer for Zigbee Applications

Rajesh A. Dabhi, , Bharat H. Nagpara,

A low power 2GHz PLL frequency synthesizer for Zigbee/IEEE 802.15.4 applications is presented. The current starve VCO is used to decrease power consumption and to improve noise characteristic of the synthesizer. The Synthesizer employs a 1 MHz fully programmable divider with an improved TSPC 2/3 prescaler, a novel bit-cell for the programmable counters and PFD,charge pump and passive loop filter to reduce the PLL reference spurs. The PLL consumes a power of 1.026mW at 1 V power supply with the programmable divider consuming only 613.39 μW. The phase noise of the VCO is – 44.77dBc/Hz at 1 MHz offset.Measured results show that the frequency tuning range is 2.46GHz-2.541GHz and the locking time is 4μs. The synthesizer is design and simulated on Tanner EDA Tool using 45nm CMOS process technology with supply voltage 1 V.

Отказ от ответственности: Этот реферат был переведен с помощью инструментов искусственного интеллекта и еще не прошел проверку или верификацию

Индексировано в

Индекс Коперника
Академические ключи
CiteFactor
Космос ЕСЛИ
РефСик
Университет Хамдарда
Всемирный каталог научных журналов
Импакт-фактор Международного инновационного журнала (IIJIF)
Международный институт организованных исследований (I2OR)
Cosmos

Посмотреть больше